|
EJERCICIOS SECUENCIALES |
EJERCICIO 1 (Examen del Plan Antiguo Electrónica II Junio 2000/1 y Junio 2001/2 2ª Prueba Personal 1ª Semana).
Un circuito digital tiene una única entrada por la que llegan impulsos aleatorios de 15ms de duración. Diseñe un circuito en el que al llegar el primer impulso, la salida S1 se ponga a 1, al llegar el segundo impulso, la salida S2 se ponga a 1, y al llegar el tercer impulso, ambas salidas se pongan a cero nuevamente, comenzando otra vez el ciclo.
EJERCICIO 2 (Examen del Plan Antiguo Electrónica II Junio 2000/1 2ª Prueba Personal 2ª Semana).
Escriba y fusione la tabla de estados del circuito siguiente:
- Una banda mecánica que se pone en marcha de forma automática cuando una persona entra en la misma mediante un sensor en la entrada de la plataforma.
- existe una señal digital que indica la actuación sobre los motores de movimiento de la banda.
- el tiempo de salida de una persona de la banda es de 8 segundos, que se calculan mediante un contador.
- cada vez que entra una persona en la banda, se resetea el contador, y se siguen moviendo los motores.
- existirán pulsadores en paralelo cada 4 metros para parada en caso de emergencia.
EJERCICIO 3 (Examen del Plan Antiguo Electrónica II Septiembre Reserva 2001/2 2ª Prueba Personal 2ª Semana).
Diseñe un circuito divisor por once a partir de un circuito contador de cuatro etapas, dibujando las fomas de onda en cada una de las etapas.
EJERCICIO 4 (Examen del Plan Antiguo Electrónica II Septiembre Reserva 2002/3 2ª Prueba Personal 2ª Semana).
Diseñe la tabla de fases y la de fusión de circuito de control para un semáforo, en el cual la secuencia de luces es: verde (64 segundos), amarillo (16 segundos), rojo (32 segundos), amarillo (8 segundos) y verde nuevamente. Dimensione todos los elementos que serán necesarios en la implementación.
EJERCICIO 5 (Examen del Plan Antiguo Electrónica II Junio 2003/4, 2004/5, 2006/7 2ª Prueba Personal 1ª Semana y Junio 2007/8).
Un indicador luminoso consiste en dos luces, de colores verde y rojo, y dos pulsadores, P1 y P2, para el encendido de éstas. El funcionamiento del equipo es:
- Inicialmente las luces están apagadas.
- Para encender la luz verde se debe actuar el pulsador P1. Si se pulsa luego el pusador P1 de nuevo, la luz se apaga, inhibiéndose el funcionamiento de P2 hasta que se pulse de nuevo P1 o se inicialice el sistema.
- Para el encendido y apagado de la luz roja se sigue el mismo proceso, pero el encendido y apagado se hace con P2 y se inhibe el funcionamiento de P1 hasta que se pulse de nuevo P2 o se inicialice el sistema.
El sistema admite que se actúen simultáneamente los dos pulsadores, con lo que se apagan las dos luces, y se inicializa el sistema. Diseñe la tabla de fases y redúzcala, justificando el número de variables de estado interno necesarias en este circuito de control.
EJERCICIO 6 (Examen del Plan Antiguo Electrónica II Junio 2003/4 y 2004/5 2ª Prueba Personal 2ª Semana).
Por una línea de transmisión llegan datos en serie de nueve bits, siendo el de más peso el bit de paridad. Estos datos se transfieren a dos buses de cuatro líneas internos, uno para los cuatro primeros bits, otro para los siguientes y el noveno a un registro único para su uso posterior en el control de paridad. Construir el sistema de conversión serie/paralelo que reúna las siguientes características:
- Posibilidad de puesta a cero del contenido de los registros.
- Transferencia de los datos entre los subsistemas mediante pulsos de reloj.
- Capacidad de almacenamiento de la información recibida durante al menos un ciclo de reloj.
Comente los distintos bloques de que se compondría el diseño, así como cite las principales características de cada uno de ellos.
EJERCICIO 7 (Examen del Plan Antiguo Electrónica II Septiembre 2004/5 2ª Prueba Personal).
Diseñe un circuito secuencial que permita generar un tren de impulsos como entrada del equipo de control de un circuito de potencia. Se generarán seis trenes de impulsos, desfasados cada uno 60º, a partir de una señal de reloj de frecuencia seis veces superior a las señales a generar.
EJERCICIO 8 (Examen del Plan Antiguo Electrónica II Junio 2005/6 2ª Prueba Personal 1ª Semana).
Se dispone de una señal E de frecuencia 2400 Hz, y se desea obtener una señal S de salida de frecuencia 600 Hz. Realice la conversión mediante un contador binario de 4 etapas y puertas NAND. Dibuje el circuito resultante y represente el diagrama con los ciclos de reloj de las señales más importantes del circuito propuesto.
EJERCICIO 9 (Examen del Plan Antiguo Electrónica II Junio 2005/6 2ª Prueba Personal 2ª Semana).
Obtener la tabla de verdad de un circuito secuencial síncrono que funcione como un contador binario "up-down", (arriba_abajo), pero con las siguientes características:
EJERCICIO 10 (Examen del Plan Antiguo Electrónica II Septiembre 2005/6 2ª Prueba Personal).- Su máximo valor de salida es 10.
- Su mínimo valor es 1.
- Se incremente de 1 en 1.
Obtener la tabla de verdad de un circuito secuencial síncrono que funcione como un contador binario "up-down", (arriba_abajo), pero con las siguientes características:
- Su máximo valor de salida es 9.
- Su mínimo valor es 0.
- Se incremente de 1 en 1.
EJERCICIO 11 (Examen del Plan Antiguo Electrónica II Junio 2006/7 2ª Prueba Personal 2ª Semana).
Un sistema tiene dos entradas E1 y E2, y dos salidas S1 y S2, debiendo cumplir las siguientes especificaciones:
Diseñe un circuito síncrono que cumpla estas características.- En estado de reposo las salidas deben ser 1, 1.
- Si se suceden al menos dos combinaciones de entradas 1,1 las salidas deben ser 0,0.
- Si después de estas dos entradas se se sucede la combinación 0,0, las salidas deben ser 0,1.
- Dos variables no pueden cambiar de estado simultáneamente.
EJERCICIO 12 (Examen del Plan Nuevo Electrónica Digital y Electrónica Básica Digital Junio 2006/7 1ª Semana).
Tenemos el siguiente sistema secuencial representado por el diagrama de estados de la figura con una entrada X y una salida Y y unas variables de estado Q1 y Q2. Se pide obtener la tabla de excitación, las ecuaciones lógicas de salida y el circuito lógico.
Si el sistema indicado en el diagrama de estados anterior, se diseña con biestables tipo JK, indique cuál de las siguientes afirmaciones es falsa.
a) Se puede hacer iguales las señales J1 e Y.
b) Se puede hacer K1 = 1.
c) Se puede hacer K1 = Q1.
d) Se puede hacer K1 = X.
Indique cuál de las siguientes expresiones es correcta.
a) J2 = XQ2
b) J1 = XQ1Q2
c) J1 = X
d) J1 = K1 = Q1 + XQ2
Indique cuál es el valor de Y.
a) Y = XQ1Q2
b) Y = Q1 + XQ2
c) Y = XQ1
d) Y = XQ2
EJERCICIO 13 (Examen del Plan Nuevo Electrónica Digital y Electrónica Básica Digital Septiembre 2006/7 ).
A partir del diagrama de estados representado en la figura, se diseña el sistema con biestables tipo JK. Indique, de las siguientes expresiones para las entradas de los biestables, cuales son INCORRECTAS.
a) , ,
b) , ,
c) , ,
d) K1=J1, K2=J2, K3=J3
En el caso de que el sistema se diseñe con biestables tipo T, indique cuáles son las entradas T1, T2 Y T3.
a) , ,
b), ,
c) , ,
d) , ,
En el caso de que el sistema se diseñe con biestables tipo D, indique cuáles son las entradas D1, D2 Y D3.
a)
, ,
b) , ,
c) , ,
d) , ,
EJERCICIO 14 (Examen del Plan Nuevo Electrónica Digital y Electrónica Básica Digital Junio 2006/7 2º Semana).
Tenemos el siguiente sistema secuencial representado por el diagrama de estados de la figura con una entrada X y unas variables de estado Q1 y Q2. Se pide obtener la tabla de excitación, las ecuaciones lógicas de salida y el circuito lógico.
Cuál de las siguientes expresiones no corresponde con la entrada que necesita el biestable de tipo T(Q1) del diagrama de estados anterior.
a)
b)
c)
d)
Sabiendo que D1 y D2 son las entradas que necesitan dos biestables de tipo D para responder de acuerdo al diagrama de estados anterior, indique cuál de las siguientes expresiones es cierta.
a) T1+T2 = 1
b) T1+D1 = 1
c) T1+D2 = 1
d) T1+T2 = D1+D2
Considerando que se han utilizado biestables tipo T en el diseño del sistema al que hace referencia el diagrama de estados anterior, indique cuál es la ecuación lógica de D1.
a)
b)
c)
d)
EJERCICIO 15 (Examen del Plan Antiguo Electrónica II Junio 2007/8 2ª Prueba Personal 1 ª Semana y septiembre 2007/8).
Obtener la tabla de verdad de un circuito secuencial síncrono que funcione como un contador binario "up-down", (arriba_abajo), pero con las siguientes características:
- Su máximo valor de salida es 10.
- Su mínimo valor es 0.
- Se incremente de 1 en 1.
EJERCICIO 16 (Examen del Plan Antiguo Electrónica II Junio 2008/9 2ª Prueba Personal 1 ª Semana).
Obtener la tabla de verdad de un circuito secuencial síncrono que funcione como un contador binario "up-down", (arriba_abajo), pero con las siguientes características:
- Su máximo valor de salida es 11.
- Su mínimo valor es 0.
- Se incremente de 1 en 1.