Avanzada

Navegación temática:

Ejercicios de electrónica analógica, digital, general y física.

Analógica

Digital:

Electrónica General:

Física

  1. Campo Eléctrico
  2. Dieléctricos. Dipolo Eléctrico
  3. Circuitos Eléctricos. Análisis de Redes
  4. Campo Magnético
  5. Fenómenos Transitorios
  6. Régimen Estacionario Senoidal
  7. El diodo de unión
[ ⑀ ] E+Puertas inversoras de distintas subfamilias (soluc. alternativa 2)
  • Ficha CompletaRef.: 06vh0_19p1e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2228
  • Última actualización: 2008-03-31
  • Tema: Tecnologías de Circuitos Integrados Digitales
  • Curso: 2º
  • Bibliografía: Introducción a la Lógica Digital: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Sistema con puertas triestado (soluc. alternativa)
  • Ficha CompletaRef.: 06vh0_11pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2423
  • Última actualización: 2008-03-31
  • Tema: Tecnologías de Circuitos Integrados Digitales
  • Curso: 2º
  • Bibliografía: Introducción a la Lógica Digital: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Sistema con puertas triestado
  • Ficha CompletaRef.: 06vh0_11e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2381
  • Última actualización: 2008-03-31
  • Tema: Tecnologías de Circuitos Integrados Digitales
  • Curso: 2º
  • Bibliografía: Introducción a la Lógica Digital: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Puertas inversoras de distintas subfamilias (soluc. alternativa)
  • Ficha CompletaRef.: 06vh0_19pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1741
  • Última actualización: 2008-03-31
  • Tema: Tecnologías de Circuitos Integrados Digitales
  • Curso: 2º
  • Bibliografía: Introducción a la Lógica Digital: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Descripción estructural de una puerta XOR (con puertas NOT y OR) (soluc. alternativa)
  • Ficha CompletaRef.: 06vh0_20pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1551
  • Última actualización: 2008-03-31
  • Tema: Tecnologías de Circuitos Integrados Digitales
  • Curso: 2º
  • Bibliografía: Introducción a la Lógica Digital: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Puerta inversora con salida triestado y retardo (soluc. alternativa 2)
  • Ficha CompletaRef.: 06vh0_21p1e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1220
  • Última actualización: 2008-03-31
  • Tema: Tecnologías de Circuitos Integrados Digitales
  • Curso: 2º
  • Bibliografía: Introducción a la Lógica Digital: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Puerta inversora con salida triestado y retardo (soluc. alternativa)
  • Ficha CompletaRef.: 06vh0_21pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1996
  • Última actualización: 2008-03-31
  • Tema: Tecnologías de Circuitos Integrados Digitales
  • Curso: 2º
  • Bibliografía: Introducción a la Lógica Digital: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Función de transferencia de una puerta NAND TTL-Estándar
  • Ficha CompletaRef.: 06s0_09e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1466
  • Última actualización: 2008-03-31
  • Tema: Tecnologías de Circuitos Integrados Digitales
  • Curso: 2º
  • Bibliografía: Introducción a la Lógica Digital: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 6.6
  • Ficha CompletaRef.: prop06r0_06e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 4181
  • Última actualización: 2006-06-27
  • Tema: Tecnologías de Circuitos Integrados Digitales
  • Curso: 2º
  • Bibliografía: Introducción a la Lógica Digital: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Interfaz TTL a CMOS mediante resistencia elevadora pull-up
  • Ficha CompletaRef.: 06c0__14e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 16994
  • Última actualización: 2006-05-11
  • Tema: Tecnologías de Circuitos Integrados Digitales
  • Curso: 2º
  • Bibliografía: Introducción a la Lógica Digital: Teoría, Problemas y Simulación [ Página N/D ]

© UNED 2008 | Ayuda | uned.es