Avanzada

Navegación temática:

Ejercicios de electrónica analógica, digital, general y física.

Analógica

Digital:

Electrónica General:

Física

  1. Campo Eléctrico
  2. Dieléctricos. Dipolo Eléctrico
  3. Circuitos Eléctricos. Análisis de Redes
  4. Campo Magnético
  5. Fenómenos Transitorios
  6. Régimen Estacionario Senoidal
  7. El diodo de unión
[ ⑀ ] E+Circuitos integrados comerciales comparadores de magnitud
  • Ficha CompletaRef.: figvhl2-36e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2232
  • Última actualización: 2006-07-12
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Definición de un demultiplexor (caso 2)
  • Ficha CompletaRef.: 02vhl0_00_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2341
  • Última actualización: 2006-07-10
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito lógico del multiplexor
  • Ficha CompletaRef.: figvhl2-03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2508
  • Última actualización: 2006-07-10
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Definición de un demultiplexor (caso 3)
  • Ficha CompletaRef.: 02vhl0_00_03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2511
  • Última actualización: 2006-07-10
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Decodificador 2-4
  • Ficha CompletaRef.: figvhl2-21e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 8495
  • Última actualización: 2006-07-10
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 2.3 (soluc. alternativa)
  • Ficha CompletaRef.: propl2_03pe
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 63057
  • Última actualización: 2006-07-09
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Conexionado serie de RBI y RBO para excitar display con blanqueo en la parte entera
  • Ficha CompletaRef.: figvhl2-27e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3102
  • Última actualización: 2006-07-09
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Display de 7 segmentos
  • Ficha CompletaRef.: figvhl2-26_00e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3846
  • Última actualización: 2006-07-09
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla una máquina cortadora de papel..2
  • Ficha CompletaRef.: 02cl0__02_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 4112
  • Última actualización: 2006-07-08
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 2.2.2
  • Ficha CompletaRef.: propl2_02_02e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 5237
  • Última actualización: 2006-07-08
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 2.2.1
  • Ficha CompletaRef.: propl2_02_01e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 24106
  • Última actualización: 2006-07-08
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 2.1 (soluc. alternativa)
  • Ficha CompletaRef.: propl2_01pe
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 39612
  • Última actualización: 2006-07-08
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Decodificador excitador de 7 segmentos
  • Ficha CompletaRef.: figvhl2-25e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2022
  • Última actualización: 2006-07-08
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla el diámetro de arandelas fabricadas menores de 9 unid. long..3
  • Ficha CompletaRef.: 02cl0__06_03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 47596
  • Última actualización: 2006-07-07
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla una máquina expendedora de aperitivos con 8 líneas de espiral..1
  • Ficha CompletaRef.: 02cl0__05_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 44999
  • Última actualización: 2006-07-07
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito generador/detector de paridad CI 74180
  • Ficha CompletaRef.: figvhl2-42_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2178
  • Última actualización: 2006-07-07
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla el diámetro de arandelas fabricadas menores de 9 unid. long.
  • Ficha CompletaRef.: 02vhl6_00e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1516
  • Última actualización: 2006-07-07
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito lógico de un comparador de 2 bits
  • Ficha CompletaRef.: figvhl2-35_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2123
  • Última actualización: 2006-07-07
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno
  • Ficha CompletaRef.: 02vhl0_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1899
  • Última actualización: 2006-07-07
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito generador/detector de paridad CI 74180 (2º caso)
  • Ficha CompletaRef.: figvhl2-42_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2645
  • Última actualización: 2006-07-07
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema resuelto 2.7.2
  • Ficha CompletaRef.: 02vhl7_00_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2740
  • Última actualización: 2006-07-07
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema resuelto 2.7.1
  • Ficha CompletaRef.: 02vhl7_00_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2150
  • Última actualización: 2006-07-07
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla una máquina expendedora de aperitivos con 8 líneas de espiral.
  • Ficha CompletaRef.: 02vhl5_00e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 926
  • Última actualización: 2006-07-07
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla dos almacenes de 8 compartimentos cada uno.
  • Ficha CompletaRef.: 02vhl4_00e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2799
  • Última actualización: 2006-07-07
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito que registra datos y los contabiliza, con circuitos comerciales integrados..2
  • Ficha CompletaRef.: 06cl0__01_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 8250
  • Última actualización: 2006-07-06
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito que registra datos y los contabiliza, con circuitos comerciales integrados..1
  • Ficha CompletaRef.: 06cl0__01_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 31105
  • Última actualización: 2006-07-06
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..2
  • Ficha CompletaRef.: 05cl0__02_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 3723
  • Última actualización: 2006-07-06
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1
  • Ficha CompletaRef.: 05cl0__02_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 15050
  • Última actualización: 2006-07-06
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla un ascensor de un edificio de 8 plantas..2b
  • Ficha CompletaRef.: 02vhl3_00_02be
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2174
  • Última actualización: 2006-07-06
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla un ascensor de un edificio de 8 plantas..2a
  • Ficha CompletaRef.: 02vhl3_00_02ae
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2808
  • Última actualización: 2006-07-06
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Sumador de dos datos con dos dígitos en BCD, haciendo uso de contadores binarios..1
  • Ficha CompletaRef.: 06cl0__02_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 31477
  • Última actualización: 2006-07-06
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Sumador de dos datos con dos dígitos en BCD, haciendo uso de contadores binarios..2
  • Ficha CompletaRef.: 06cl0__02_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 7880
  • Última actualización: 2006-07-06
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito para estudiar la carga y descarga de un Condensador.
  • Ficha CompletaRef.: 07cl0__01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 16850
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 7.1
  • Ficha CompletaRef.: propl7_01e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 8719
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Multivibrador astable construido a partir de un cristal de cuarzo.
  • Ficha CompletaRef.: 07cl0__12e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 9235
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos.
  • Ficha CompletaRef.: 08cl0__01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 8 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 13156
  • Última actualización: 2006-07-06
  • Tema: Memorias de Semiconductores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos..1
  • Ficha CompletaRef.: 08cl0__02_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 8 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 14613
  • Última actualización: 2006-07-06
  • Tema: Memorias de Semiconductores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable a partir del 555, con un circ. diferenciador para los impulsos de disparo.
  • Ficha CompletaRef.: 07cl0__11e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 12553
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable construido a partir del circuito integrado 555.
  • Ficha CompletaRef.: 07cl0__10e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 12431
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Multivibrador astable integrado basado en el circuito integrado 555.
  • Ficha CompletaRef.: 07cl0__09e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 11340
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos..2
  • Ficha CompletaRef.: 08cl0__02_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 8 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 18912
  • Última actualización: 2006-07-06
  • Tema: Memorias de Semiconductores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos.
  • Ficha CompletaRef.: 08cl0__02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 8 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 22609
  • Última actualización: 2006-07-06
  • Tema: Memorias de Semiconductores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Multivibrador astable basado en una red RC sobre un comparador Trigger Schmitt CMOS.
  • Ficha CompletaRef.: 07cl0__08e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 11269
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable disparado por flanco construido a partir de inversores lógicos.
  • Ficha CompletaRef.: 07cl0__05e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 14487
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito derivador RC.
  • Ficha CompletaRef.: 07cl0__02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 16953
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable construido a partir de un amplificador operacional.
  • Ficha CompletaRef.: 07cl0__03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 12663
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Convertidor serie a paralelo mediante demultiplexor
  • Ficha CompletaRef.: figvhl2-19e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2463
  • Última actualización: 2006-07-06
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable disparado por nivel construido a partir de un inversor lógico.
  • Ficha CompletaRef.: 07cl0__04e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 13753
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Astable construido a partir de un comparador trigger Schmitt.
  • Ficha CompletaRef.: 07cl0__07e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 11381
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..4
  • Ficha CompletaRef.: 05cl0__02_04e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 9481
  • Última actualización: 2006-07-05
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]

© UNED 2008 | Ayuda | uned.es