Avanzada

Navegación temática:

Ejercicios de electrónica analógica, digital, general y física.

Analógica

Digital:

Electrónica General:

Física

  1. Campo Eléctrico
  2. Dieléctricos. Dipolo Eléctrico
  3. Circuitos Eléctricos. Análisis de Redes
  4. Campo Magnético
  5. Fenómenos Transitorios
  6. Régimen Estacionario Senoidal
  7. El diodo de unión
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..4
  • Ficha CompletaRef.: 05cl0__01_04e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 7645
  • Última actualización: 2006-07-04
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Display de 7 segmentos
  • Ficha CompletaRef.: figvhl2-26_00e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3846
  • Última actualización: 2006-07-09
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Disposición y conexionado de los segmentos de un display
  • Ficha CompletaRef.: figvhl2-26_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1789
  • Última actualización: 2008-03-31
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Disposición y conexionado de los segmentos de un display (2º caso)
  • Ficha CompletaRef.: figvhl2-26_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2376
  • Última actualización: 2006-06-17
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Disposición y conexionado de los segmentos de un display (3er caso)
  • Ficha CompletaRef.: figvhl2-26_03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2373
  • Última actualización: 2006-06-17
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un circuito contador asíncrono BCD 5421
  • Ficha CompletaRef.: ejfig_6-16e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 14158
  • Última actualización: 2006-06-14
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un contador asíncrono BCD 5421
  • Ficha CompletaRef.: figvhl6-16e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2054
  • Última actualización: 2006-08-11
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un contador con preselección
  • Ficha CompletaRef.: figvhl6-28e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2203
  • Última actualización: 2006-09-17
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un contador de módulo 7
  • Ficha CompletaRef.: figvhl6-32e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3050
  • Última actualización: 2006-09-20
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un contador de módulo 7
  • Ficha CompletaRef.: figrl6-32e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2661
  • Última actualización: 2006-06-23
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un contador decimal de 0 a 99
  • Ficha CompletaRef.: figrl6-31e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2394
  • Última actualización: 2006-06-23
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un contador decimal de 0 a 99
  • Ficha CompletaRef.: figvhl6-31e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2338
  • Última actualización: 2006-09-20
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un contador reversible asíncrono
  • Ficha CompletaRef.: figvhl6-23e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2138
  • Última actualización: 2006-09-17
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un contador reversible asíncrono
  • Ficha CompletaRef.: figrl6-23e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2720
  • Última actualización: 2006-06-21
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un contador reversible asíncrono
  • Ficha CompletaRef.: ejfig_6-23e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 10909
  • Última actualización: 2006-06-15
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un contador síncrono comercial
  • Ficha CompletaRef.: figvhl6-33e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2721
  • Última actualización: 2006-09-19
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un descontador síncrono BCD natural
  • Ficha CompletaRef.: ejfig_6-20e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 21317
  • Última actualización: 2006-06-15
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un descontador síncrono BCD natural
  • Ficha CompletaRef.: figvhl6-20e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2997
  • Última actualización: 2006-09-19
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un divisor de frecuencia
  • Ficha CompletaRef.: figrl6-36e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3058
  • Última actualización: 2006-06-23
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un registro de desplazamiento en anillo
  • Ficha CompletaRef.: figvhl6-07e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2753
  • Última actualización: 2006-09-19
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un registro de entrada serie
  • Ficha CompletaRef.: figvhl6-02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2763
  • Última actualización: 2006-09-19
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema del cicuito de un registro de desplazamiento universal
  • Ficha CompletaRef.: figvhl6-06e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2499
  • Última actualización: 2006-09-19
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema del circuito de carga paralelo de un registro de desplazamiento
  • Ficha CompletaRef.: figvhl6-05e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2381
  • Última actualización: 2006-09-19
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema del circuito de un contador asíncrono BCD 5421
  • Ficha CompletaRef.: figrl6-16e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2535
  • Última actualización: 2006-06-21
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema del circuito de un descontador síncrono BCD natural
  • Ficha CompletaRef.: figrl6-20e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3661
  • Última actualización: 2006-06-20
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Función lógica implementada mediante multiplexor
  • Ficha CompletaRef.: figvhl2-05e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2261
  • Última actualización: 2006-06-17
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Función lógica implementada mediante un multiplexor
  • Ficha CompletaRef.: figrl2-05e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3048
  • Última actualización: 2006-06-08
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] Monoestable a partir del 555, con un circ. diferenciador para los impulsos de disparo
  • Ficha CompletaRef.: 07w0_13
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-ewb ( Electronics Workbench 5.1 ó superior )
  • Tamaño (bytes): 12657
  • Última actualización: 2003-07-25
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página 256 ]
[ ⑀ ] E+Monoestable a partir del 555, con un circ. diferenciador para los impulsos de disparo.
  • Ficha CompletaRef.: 07cl0__11e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 12553
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable a partir del 555, con un circ. diferenciador para los impulsos de disparo.
  • Ficha CompletaRef.: 07rl0__11e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2285
  • Última actualización: 2006-07-01
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable a partir del 555, con un circ. diferenciador para los impulsos de disparo.
  • Ficha CompletaRef.: 07sl0_11e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3150
  • Última actualización: 2006-06-26
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable a partir del 555, con un circ. diferenciador para los impulsos de disparo. (soluc. alternativa)
  • Ficha CompletaRef.: 07cl0__11pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 11100
  • Última actualización: 2006-07-01
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] Monoestable construido a partir de un amplificador operacional.
  • Ficha CompletaRef.: 07w0_03
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-ewb ( Electronics Workbench 5.1 ó superior )
  • Tamaño (bytes): 11704
  • Última actualización: 2002-08-25
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página 219 ]
[ ⑀ ] E+Monoestable construido a partir de un amplificador operacional.
  • Ficha CompletaRef.: 07cl0__03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 12663
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable construido a partir de un amplificador operacional.
  • Ficha CompletaRef.: 07sl0_03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2560
  • Última actualización: 2006-06-24
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable construido a partir de un amplificador operacional.
  • Ficha CompletaRef.: 07rl0__03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 4068
  • Última actualización: 2006-06-29
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable construido a partir de un amplificador operacional. (soluc. alternativa)
  • Ficha CompletaRef.: 07cl0__03pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 11356
  • Última actualización: 2006-06-22
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable construido a partir del circuito integrado 555.
  • Ficha CompletaRef.: 07rl0__10e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2674
  • Última actualización: 2006-07-01
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable construido a partir del circuito integrado 555.
  • Ficha CompletaRef.: 07cl0__10e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 12431
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable construido a partir del circuito integrado 555.
  • Ficha CompletaRef.: 07sl0_10e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3035
  • Última actualización: 2006-06-27
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] Monoestable construido a partir del circuito integrado 555.
  • Ficha CompletaRef.: 07w0_12
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-ewb ( Electronics Workbench 5.1 ó superior )
  • Tamaño (bytes): 12387
  • Última actualización: 2003-07-25
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página 254 ]
[ ⑀ ] E+Monoestable construido a partir del circuito integrado 555. (soluc. alternativa)
  • Ficha CompletaRef.: 07cl0__10pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 10956
  • Última actualización: 2006-06-22
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] Monoestable disparado por flanco construido a partir de inversores lógicos.
  • Ficha CompletaRef.: 07w0_05
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-ewb ( Electronics Workbench 5.1 ó superior )
  • Tamaño (bytes): 11729
  • Última actualización: 2002-08-26
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página 229 ]
[ ⑀ ] E+Monoestable disparado por flanco construido a partir de inversores lógicos.
  • Ficha CompletaRef.: 07rl0__05e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3515
  • Última actualización: 2006-07-02
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable disparado por flanco construido a partir de inversores lógicos.
  • Ficha CompletaRef.: 07sl0_05e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2804
  • Última actualización: 2006-06-24
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable disparado por flanco construido a partir de inversores lógicos.
  • Ficha CompletaRef.: 07cl0__05e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 14487
  • Última actualización: 2006-07-06
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable disparado por flanco construido a partir de inversores lógicos. (soluc. alternativa)
  • Ficha CompletaRef.: 07cl0__05pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 11974
  • Última actualización: 2006-06-21
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable disparado por flanco de bajada con un integrado de la biblioteca EWB.
  • Ficha CompletaRef.: 07rl0__06e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3317
  • Última actualización: 2006-06-29
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] Monoestable disparado por flanco de bajada con un integrado de la biblioteca EWB.
  • Ficha CompletaRef.: 07w0_06
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-ewb ( Electronics Workbench 5.1 ó superior )
  • Tamaño (bytes): 10667
  • Última actualización: 2004-05-04
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página 234 ]
[ ⑀ ] E+Monoestable disparado por flanco de bajada con un integrado de la biblioteca EWB.
  • Ficha CompletaRef.: 07sl0_06e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3245
  • Última actualización: 2006-06-24
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]

© UNED 2008 | Ayuda | uned.es