Avanzada

Navegación temática:

Ejercicios de electrónica analógica, digital, general y física.

Analógica

Digital:

Electrónica General:

Física

  1. Campo Eléctrico
  2. Dieléctricos. Dipolo Eléctrico
  3. Circuitos Eléctricos. Análisis de Redes
  4. Campo Magnético
  5. Fenómenos Transitorios
  6. Régimen Estacionario Senoidal
  7. El diodo de unión
[ ⑀ ] E+Circuito secuencial asíncrono que controla la cabeza lectora de un DVD .5
  • Ficha CompletaRef.: 04cl0__01_05e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 4 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 5911
  • Última actualización: 2006-07-02
  • Tema: Circuitos Secuenciales. Sistemas Asíncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito secuencial asíncrono que controla la cabeza lectora de un DVD .6
  • Ficha CompletaRef.: 04cl0__01_06e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 4 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 4208
  • Última actualización: 2006-07-01
  • Tema: Circuitos Secuenciales. Sistemas Asíncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito secuencial asíncrono que controla la cabeza lectora de un DVD .7
  • Ficha CompletaRef.: 04cl0__01_07e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 4 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 4729
  • Última actualización: 2006-07-01
  • Tema: Circuitos Secuenciales. Sistemas Asíncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito secuencial asíncrono que controla la cabeza lectora de un DVD .8
  • Ficha CompletaRef.: 04cl0__01_08e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 4 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 4357
  • Última actualización: 2006-07-01
  • Tema: Circuitos Secuenciales. Sistemas Asíncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito selector de datos de 4 bits
  • Ficha CompletaRef.: figvhl2-09e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 4549
  • Última actualización: 2006-07-12
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuitos integrados comerciales comparadores de magnitud
  • Ficha CompletaRef.: figvhl2-36e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2232
  • Última actualización: 2006-07-12
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Conexionado serie de RBI y RBO para excitar display con blanqueo en la parte entera
  • Ficha CompletaRef.: figvhl2-27e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3102
  • Última actualización: 2006-07-09
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Contador reversible asíncrono
  • Ficha CompletaRef.: figrl6-24e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3099
  • Última actualización: 2006-06-21
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Contadores BCD natural comerciales 7490, 7492 y 7493
  • Ficha CompletaRef.: figvhl6-29e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2527
  • Última actualización: 2006-09-17
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Contadores BCD natural comerciales 7490, 7492 y 7493
  • Ficha CompletaRef.: ejfig_6-29e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 10781
  • Última actualización: 2006-06-15
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Convertidor paralelo serie mediante multiplexor
  • Ficha CompletaRef.: figvhl2-08e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2422
  • Última actualización: 2006-06-15
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Convertidor serie a paralelo mediante demultiplexor
  • Ficha CompletaRef.: figvhl2-19e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2463
  • Última actualización: 2006-07-06
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Cronogramas de un contador asíncrono
  • Ficha CompletaRef.: ejfig_6-21e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 18201
  • Última actualización: 2006-06-13
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos
  • Ficha CompletaRef.: 08w0_01
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 8 de la bibliografía indicada.
  • Tipo Mime: application/x-ewb ( Electronics Workbench 5.1 ó superior )
  • Tamaño (bytes): 14861
  • Última actualización: 2005-11-05
  • Tema: Memorias de Semiconductores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página 277 ]
[ ⑀ ] E+Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos.
  • Ficha CompletaRef.: 08sl0_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 8 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2721
  • Última actualización: 2006-06-26
  • Tema: Memorias de Semiconductores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos.
  • Ficha CompletaRef.: 08rl0__01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 8 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2438
  • Última actualización: 2006-07-03
  • Tema: Memorias de Semiconductores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos.
  • Ficha CompletaRef.: 08cl0__01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 8 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 13156
  • Última actualización: 2006-07-06
  • Tema: Memorias de Semiconductores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (soluc. alternativa)
  • Ficha CompletaRef.: 08cl0__01pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 8 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 12793
  • Última actualización: 2006-06-25
  • Tema: Memorias de Semiconductores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Decodificador 2-4
  • Ficha CompletaRef.: figvhl2-21e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 8495
  • Última actualización: 2006-07-10
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Decodificador 2-4 (soluc. alternativa)
  • Ficha CompletaRef.: figvhl2-21ae
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3058
  • Última actualización: 2006-06-17
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Decodificador excitador de 7 segmentos
  • Ficha CompletaRef.: figvhl2-25e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2022
  • Última actualización: 2006-07-08
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Definición de un demultiplexor
  • Ficha CompletaRef.: 02vhl0_00_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 5931
  • Última actualización: 2006-06-15
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Definición de un demultiplexor (caso 2)
  • Ficha CompletaRef.: 02vhl0_00_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2341
  • Última actualización: 2006-07-10
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Definición de un demultiplexor (caso 3)
  • Ficha CompletaRef.: 02vhl0_00_03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2511
  • Última actualización: 2006-07-10
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Descripción VHDL de un circuito XOR de 2 entradas
  • Ficha CompletaRef.: test3
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1772
  • Última actualización: 2002-11-18
  • Tema:
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Descripción VHDL de una puerta AND de 3 entradas
  • Ficha CompletaRef.: test5
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1381
  • Última actualización: 2002-11-19
  • Tema:
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Descripción VHDL de una puerta NAND de 2 entradas
  • Ficha CompletaRef.: test4
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1477
  • Última actualización: 2002-11-18
  • Tema:
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Descripción VHDL de una puerta XOR de 2 entradas
  • Ficha CompletaRef.: faq16
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1842
  • Última actualización: 2002-11-18
  • Tema:
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Descripción algorítmica de una puerta AND de 2 entradas
  • Ficha CompletaRef.: faq18
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1743
  • Última actualización: 2003-02-21
  • Tema:
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Descripción estructural puerta_disco
  • Ficha CompletaRef.: test1
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1851
  • Última actualización: 2003-02-21
  • Tema:
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Descripción por flujo de datos de una puerta AND+XOR
  • Ficha CompletaRef.: faq20
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1381
  • Última actualización: 2002-11-19
  • Tema:
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada.
  • Ficha CompletaRef.: 05w0_02
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-ewb ( Electronics Workbench 5.1 ó superior )
  • Tamaño (bytes): 13160
  • Última actualización: 2005-12-18
  • Tema: Circuitos Secuenciales. Sistemas Sincronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página 151 ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada.
  • Ficha CompletaRef.: 05vhl0_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2254
  • Última actualización: 2006-08-11
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada.
  • Ficha CompletaRef.: 05vhl0_00_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2392
  • Última actualización: 2006-07-22
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada.
  • Ficha CompletaRef.: 05sl0_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 4195
  • Última actualización: 2006-06-17
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada.
  • Ficha CompletaRef.: 05rl0__02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2427
  • Última actualización: 2006-06-20
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1
  • Ficha CompletaRef.: 05cl0__02_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 15050
  • Última actualización: 2006-07-06
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1 (soluc. alternativa)
  • Ficha CompletaRef.: 05cl0__02_01pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 12095
  • Última actualización: 2006-06-18
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..2
  • Ficha CompletaRef.: 05cl0__02_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 3723
  • Última actualización: 2006-07-06
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..3
  • Ficha CompletaRef.: 05cl0__02_03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 4274
  • Última actualización: 2006-07-05
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..4
  • Ficha CompletaRef.: 05cl0__02_04e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 9481
  • Última actualización: 2006-07-05
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad.
  • Ficha CompletaRef.: 05w0_01
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-ewb ( Electronics Workbench 5.1 ó superior )
  • Tamaño (bytes): 18724
  • Última actualización: 2005-12-10
  • Tema: Circuitos Secuenciales. Sistemas Sincronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página 145 ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad.
  • Ficha CompletaRef.: 05rl0__01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2994
  • Última actualización: 2006-06-20
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad.
  • Ficha CompletaRef.: 05vhl0_00_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2478
  • Última actualización: 2006-07-20
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad.
  • Ficha CompletaRef.: 05sl0_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2181
  • Última actualización: 2006-07-22
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad.
  • Ficha CompletaRef.: 05vhl0_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 4166
  • Última actualización: 2006-06-17
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1
  • Ficha CompletaRef.: 05cl0__01_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 16198
  • Última actualización: 2006-06-26
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1 (soluc. alternativa)
  • Ficha CompletaRef.: 05cl0__01_01pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 22148
  • Última actualización: 2006-06-27
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..2
  • Ficha CompletaRef.: 05cl0__01_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 4121
  • Última actualización: 2006-07-05
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..3
  • Ficha CompletaRef.: 05cl0__01_03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 5010
  • Última actualización: 2006-07-02
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]

© UNED 2008 | Ayuda | uned.es