Avanzada

Navegación temática:

Ejercicios de electrónica analógica, digital, general y física.

Analógica

Digital:

Electrónica General:

Física

  1. Campo Eléctrico
  2. Dieléctricos. Dipolo Eléctrico
  3. Circuitos Eléctricos. Análisis de Redes
  4. Campo Magnético
  5. Fenómenos Transitorios
  6. Régimen Estacionario Senoidal
  7. El diodo de unión
[ ⑀ ] E+Problema propuesto 2.2.5
  • Ficha CompletaRef.: ppl2-02_05e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2139
  • Última actualización: 2006-06-12
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 2.3.1
  • Ficha CompletaRef.: ppl2-03_01e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2655
  • Última actualización: 2006-06-13
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 2.3.2
  • Ficha CompletaRef.: ppl2-03_02e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2004
  • Última actualización: 2006-06-13
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla una máquina expendedora de aperitivos con 8 líneas de espiral..1
  • Ficha CompletaRef.: 02rl0__05_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 4067
  • Última actualización: 2006-06-12
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla dos almacenes de 8 compartimentos cada uno.
  • Ficha CompletaRef.: 02rl0__04e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3311
  • Última actualización: 2006-06-11
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla un ascensor de un edificio de 8 plantas.
  • Ficha CompletaRef.: 02rl0__03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3037
  • Última actualización: 2006-06-10
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla una máquina cortadora de papel. (simplificado)
  • Ficha CompletaRef.: 02rl0__02spe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2763
  • Última actualización: 2006-06-10
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla una máquina cortadora de papel.
  • Ficha CompletaRef.: 02rl0__02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2274
  • Última actualización: 2006-06-09
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno
  • Ficha CompletaRef.: 02rl0__01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2502
  • Última actualización: 2006-06-08
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Descripción VHDL de una puerta XOR de 2 entradas
  • Ficha CompletaRef.: faq16
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1842
  • Última actualización: 2002-11-18
  • Tema:
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 7.1
  • Ficha CompletaRef.: ppl7s01e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3438
  • Última actualización: 2006-06-19
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 7.1
  • Ficha CompletaRef.: ppl7-01e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3109
  • Última actualización: 2006-07-01
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 2.3
  • Ficha CompletaRef.: ppl2s03e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2822
  • Última actualización: 2006-06-12
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 2.2
  • Ficha CompletaRef.: ppl2s02e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2846
  • Última actualización: 2006-06-09
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 2.1
  • Ficha CompletaRef.: ppl2s01e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2451
  • Última actualización: 2008-03-31
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema resuelto 2.7.2
  • Ficha CompletaRef.: 02vhl7_00_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2740
  • Última actualización: 2006-07-07
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito que permite elegir el nivel activo de una señal.
  • Ficha CompletaRef.: 03rl0__08e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2994
  • Última actualización: 2006-06-16
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable T síncrono activo por flanco de bajada.
  • Ficha CompletaRef.: 03rl0__07e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2463
  • Última actualización: 2006-06-16
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable D síncrono activo por flanco de subida.
  • Ficha CompletaRef.: 03rl0__06e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2466
  • Última actualización: 2006-06-17
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable J-K síncrono activo por flanco de bajada.
  • Ficha CompletaRef.: 03rl0__05e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3884
  • Última actualización: 2006-06-17
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable D síncrono activo por nivel.
  • Ficha CompletaRef.: 03rl0__04e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2274
  • Última actualización: 2006-06-16
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable R-S síncrono activo por nivel.
  • Ficha CompletaRef.: 03rl0__03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3025
  • Última actualización: 2006-06-16
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable R-S activo al nivel alto.
  • Ficha CompletaRef.: 03cvl0_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2349
  • Última actualización: 2006-07-19
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable R-S activo al nivel bajo.
  • Ficha CompletaRef.: 03cvl0_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2121
  • Última actualización: 2006-07-18
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable R-S síncrono activo por nivel.
  • Ficha CompletaRef.: 03cvl0_03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1504
  • Última actualización: 2006-07-18
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable D síncrono activo por nivel.
  • Ficha CompletaRef.: 03cvl0_04e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2256
  • Última actualización: 2006-07-19
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable J-K síncrono activo por flanco de bajada.
  • Ficha CompletaRef.: 03cvl0_05e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2174
  • Última actualización: 2006-07-19
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable R-S activo al nivel alto.
  • Ficha CompletaRef.: 03rl0__01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2662
  • Última actualización: 2006-06-14
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable R-S activo al nivel bajo.
  • Ficha CompletaRef.: 03rl0__02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2651
  • Última actualización: 2006-06-19
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito que permite el cambio de nivel a flanco de subida activo de una señal.
  • Ficha CompletaRef.: 03rl0__09e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3037
  • Última actualización: 2006-06-17
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito que permite el cambio de nivel a flanco de bajada activo de una señal.
  • Ficha CompletaRef.: 03rl0__10e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2757
  • Última actualización: 2006-06-19
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito que permite el cambio de nivel a ambos flancos activos de una señal.
  • Ficha CompletaRef.: 03rl0__11e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3222
  • Última actualización: 2006-06-17
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable R-S activo al nivel alto.
  • Ficha CompletaRef.: 03sl0_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2052
  • Última actualización: 2006-06-15
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable R-S activo al nivel bajo.
  • Ficha CompletaRef.: 03sl0_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2099
  • Última actualización: 2006-06-13
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito que permite elegir el nivel activo de una señal.
  • Ficha CompletaRef.: 03sl0_08e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 1438
  • Última actualización: 2006-06-14
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable R-S síncrono activo por nivel.
  • Ficha CompletaRef.: 03sl0_03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2475
  • Última actualización: 2006-06-13
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable T síncrono activo por flanco de bajada.
  • Ficha CompletaRef.: 03sl0_07e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2166
  • Última actualización: 2006-06-14
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable D síncrono activo por flanco de subida.
  • Ficha CompletaRef.: 03sl0_06e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2095
  • Última actualización: 2006-06-14
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable D síncrono activo por nivel.
  • Ficha CompletaRef.: 03sl0_04e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2420
  • Última actualización: 2006-06-14
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable J-K síncrono activo por flanco de bajada.
  • Ficha CompletaRef.: 03sl0_05e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2412
  • Última actualización: 2006-06-14
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla una máquina expendedora de aperitivos con 8 líneas de espiral..2
  • Ficha CompletaRef.: 02cl0__05_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 14132
  • Última actualización: 2006-06-24
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla el diámetro de arandelas fabricadas menores de 9 unid. long..3
  • Ficha CompletaRef.: 02cl0__06_03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 47596
  • Última actualización: 2006-07-07
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla el diámetro de arandelas fabricadas menores de 9 unid. long..2
  • Ficha CompletaRef.: 02cl0__06_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 4982
  • Última actualización: 2006-06-29
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla el diámetro de arandelas fabricadas menores de 9 unid. long..1
  • Ficha CompletaRef.: 02cl0__06_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 4751
  • Última actualización: 2006-06-29
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla una máquina expendedora de aperitivos con 8 líneas de espiral..3
  • Ficha CompletaRef.: 02cl0__05_03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 18297
  • Última actualización: 2006-06-24
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable T síncrono activo por flanco de bajada.
  • Ficha CompletaRef.: 03cl0__07e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 9501
  • Última actualización: 2006-06-17
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla el diámetro de arandelas fabricadas menores de 9 unid. long.
  • Ficha CompletaRef.: 02cl0__06pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 24493
  • Última actualización: 2006-06-24
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito de un contador síncrono BCD natural
  • Ficha CompletaRef.: ejfig_6-13e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 16501
  • Última actualización: 2006-06-14
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un circuito contador asíncrono BCD 5421
  • Ficha CompletaRef.: ejfig_6-16e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 14158
  • Última actualización: 2006-06-14
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un descontador síncrono BCD natural
  • Ficha CompletaRef.: ejfig_6-20e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 21317
  • Última actualización: 2006-06-15
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]

© UNED 2008 | Ayuda | uned.es