Avanzada

Navegación temática:

Ejercicios de electrónica analógica, digital, general y física.

Analógica

Digital:

Electrónica General:

Física

  1. Campo Eléctrico
  2. Dieléctricos. Dipolo Eléctrico
  3. Circuitos Eléctricos. Análisis de Redes
  4. Campo Magnético
  5. Fenómenos Transitorios
  6. Régimen Estacionario Senoidal
  7. El diodo de unión
[ ⑀ ] E+Monoestable construido a partir del circuito integrado 555.
  • Ficha CompletaRef.: 07sl0_10e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3035
  • Última actualización: 2006-06-27
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito para estudiar la carga y descarga de un Condensador.
  • Ficha CompletaRef.: 07rl0__01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 4181
  • Última actualización: 2006-06-27
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 7.1 (soluc. alternativa)
  • Ficha CompletaRef.: propl7_01pe
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 8365
  • Última actualización: 2006-06-26
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Multivibrador astable basado en una red RC sobre un comparador Trigger Schmitt CMOS.
  • Ficha CompletaRef.: 07sl0_08e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3060
  • Última actualización: 2006-06-26
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Multivibrador astable integrado basado en el circuito integrado 555.
  • Ficha CompletaRef.: 07sl0_09e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2320
  • Última actualización: 2006-06-26
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable a partir del 555, con un circ. diferenciador para los impulsos de disparo.
  • Ficha CompletaRef.: 07sl0_11e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3150
  • Última actualización: 2006-06-26
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Multivibrador astable construido a partir de un cristal de cuarzo.
  • Ficha CompletaRef.: 07sl0_12e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2868
  • Última actualización: 2006-06-26
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos.
  • Ficha CompletaRef.: 08sl0_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 8 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2721
  • Última actualización: 2006-06-26
  • Tema: Memorias de Semiconductores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1
  • Ficha CompletaRef.: 05cl0__01_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 16198
  • Última actualización: 2006-06-26
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (soluc. alternativa)
  • Ficha CompletaRef.: 08cl0__02pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 8 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 17851
  • Última actualización: 2006-06-25
  • Tema: Memorias de Semiconductores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Multivibrador astable basado en una red RC sobre un comparador Trigger Schmitt CMOS. (soluc. alternativa)
  • Ficha CompletaRef.: 07cl0__08pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 8365
  • Última actualización: 2006-06-25
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito que registra datos y los contabiliza, con circuitos comerciales integrados.
  • Ficha CompletaRef.: 06rl0__01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 5882
  • Última actualización: 2006-06-25
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Multiplexor 74LS151
  • Ficha CompletaRef.: 74LS151
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 18280
  • Última actualización: 2006-06-25
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (soluc. alternativa)
  • Ficha CompletaRef.: 08cl0__01pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 8 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 12793
  • Última actualización: 2006-06-25
  • Tema: Memorias de Semiconductores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable disparado por flanco construido a partir de inversores lógicos.
  • Ficha CompletaRef.: 07sl0_05e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2804
  • Última actualización: 2006-06-24
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla dos almacenes de 8 compartimentos cada uno. (soluc. alternativa)
  • Ficha CompletaRef.: 02cl0__04pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 19138
  • Última actualización: 2006-06-24
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Astable construido a partir de un comparador trigger Schmitt.
  • Ficha CompletaRef.: 07sl0_07e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3133
  • Última actualización: 2006-06-24
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla una máquina expendedora de aperitivos con 8 líneas de espiral..2
  • Ficha CompletaRef.: 02cl0__05_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 14132
  • Última actualización: 2006-06-24
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable disparado por flanco de bajada con un integrado de la biblioteca EWB.
  • Ficha CompletaRef.: 07sl0_06e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3245
  • Última actualización: 2006-06-24
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable disparado por nivel construido a partir de un inversor lógico.
  • Ficha CompletaRef.: 07sl0_04e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3227
  • Última actualización: 2006-06-24
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla una máquina expendedora de aperitivos con 8 líneas de espiral..3
  • Ficha CompletaRef.: 02cl0__05_03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 18297
  • Última actualización: 2006-06-24
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable construido a partir de un amplificador operacional.
  • Ficha CompletaRef.: 07sl0_03e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2560
  • Última actualización: 2006-06-24
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito derivador RC.
  • Ficha CompletaRef.: 07sl0_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3076
  • Última actualización: 2006-06-24
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla el diámetro de arandelas fabricadas menores de 9 unid. long.
  • Ficha CompletaRef.: 02cl0__06pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 24493
  • Última actualización: 2006-06-24
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que controla una máquina cortadora de papel. (soluc. alternativa)
  • Ficha CompletaRef.: 02cl0__02pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 12488
  • Última actualización: 2006-06-24
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un divisor de frecuencia
  • Ficha CompletaRef.: figrl6-36e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3058
  • Última actualización: 2006-06-23
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 3.3
  • Ficha CompletaRef.: propl2_03e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 30544
  • Última actualización: 2006-06-23
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un contador de módulo 7
  • Ficha CompletaRef.: figrl6-32e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2661
  • Última actualización: 2006-06-23
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un contador decimal de 0 a 99
  • Ficha CompletaRef.: figrl6-31e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2394
  • Última actualización: 2006-06-23
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 2.1
  • Ficha CompletaRef.: propl2_01e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 22406
  • Última actualización: 2006-06-23
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito combinacional que detecta la igualdad de dos números de 2 bits cada uno (soluc. alternativa)
  • Ficha CompletaRef.: 02cl0__01pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 11594
  • Última actualización: 2006-06-23
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable construido a partir de un amplificador operacional. (soluc. alternativa)
  • Ficha CompletaRef.: 07cl0__03pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 11356
  • Última actualización: 2006-06-22
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable construido a partir del circuito integrado 555. (soluc. alternativa)
  • Ficha CompletaRef.: 07cl0__10pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 10956
  • Última actualización: 2006-06-22
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Multivibrador astable integrado basado en el circuito integrado 555. (soluc. alternativa)
  • Ficha CompletaRef.: 07cl0__09pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 9757
  • Última actualización: 2006-06-21
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema del circuito de un contador asíncrono BCD 5421
  • Ficha CompletaRef.: figrl6-16e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2535
  • Última actualización: 2006-06-21
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema de un contador reversible asíncrono
  • Ficha CompletaRef.: figrl6-23e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2720
  • Última actualización: 2006-06-21
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Astable construido a partir de un comparador trigger Schmitt. (soluc. alternativa)
  • Ficha CompletaRef.: 07cl0__07pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 9803
  • Última actualización: 2006-06-21
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable disparado por nivel construido a partir de un inversor lógico. (soluc. alternativa)
  • Ficha CompletaRef.: 07cl0__04pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 9922
  • Última actualización: 2006-06-21
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Monoestable disparado por flanco construido a partir de inversores lógicos. (soluc. alternativa)
  • Ficha CompletaRef.: 07cl0__05pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 11974
  • Última actualización: 2006-06-21
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Contador reversible asíncrono
  • Ficha CompletaRef.: figrl6-24e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3099
  • Última actualización: 2006-06-21
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad.
  • Ficha CompletaRef.: 05rl0__01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2994
  • Última actualización: 2006-06-20
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Esquema del circuito de un descontador síncrono BCD natural
  • Ficha CompletaRef.: figrl6-20e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3661
  • Última actualización: 2006-06-20
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada.
  • Ficha CompletaRef.: 05rl0__02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2427
  • Última actualización: 2006-06-20
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito de un contador síncrono BCD natural
  • Ficha CompletaRef.: figrl6-13e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3091
  • Última actualización: 2006-06-20
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Problema propuesto 7.1
  • Ficha CompletaRef.: ppl7s01e
  • Descripción: Se trata del esquema de un circuito propuesto que se estudia en el Capítulo 7 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3438
  • Última actualización: 2006-06-19
  • Tema: Relojes y Temporizadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Sumador de dos datos con dos dígitos en BCD, haciendo uso de contadores binarios.
  • Ficha CompletaRef.: 06sl0_02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 6 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 3422
  • Última actualización: 2006-06-19
  • Tema: Circuitos Secuenciales. Registros y Contadores
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito biestable R-S activo al nivel bajo.
  • Ficha CompletaRef.: 03rl0__02e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2651
  • Última actualización: 2006-06-19
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito que permite el cambio de nivel a flanco de bajada activo de una señal.
  • Ficha CompletaRef.: 03rl0__10e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 3 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2757
  • Última actualización: 2006-06-19
  • Tema: Circuitos Secuenciales. Biestables
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Circuito lógico de un generador de paridad de 8 bits (primera configuración)
  • Ficha CompletaRef.: figvhl2-39_01e
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 2 de la bibliografía indicada.
  • Tipo Mime: application/x-orcad ( OrCAD 9.1 ó superior )
  • Tamaño (bytes): 2148
  • Última actualización: 2006-06-18
  • Tema: Circuitos Combinacionales
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]
[ ⑀ ] E+Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1 (soluc. alternativa)
  • Ficha CompletaRef.: 05cl0__02_01pe
  • Descripción: Se trata del esquema de un circuito resuelto que se estudia en el Capítulo 5 de la bibliografía indicada.
  • Tipo Mime: application/x-spice ( MicroCAP 9.0 ó superior )
  • Tamaño (bytes): 12095
  • Última actualización: 2006-06-18
  • Tema: Circuitos Secuenciales. Sistemas Síncronos
  • Curso: 2º
  • Bibliografía: Lógica Digital Integrada: Teoría, Problemas y Simulación [ Página N/D ]

© UNED 2008 | Ayuda | uned.es